Header
ポスターセッション発表概要
磁性コアインダクタ内蔵インターポーザを用いた3次元積層降圧型高速DC-DCコンバータ
福岡 孝将,柄澤 悠樹,○吉田 裕志,秋山 知輝,岡 亮太郎,石田 嵩,白澤 智寛,曽根原 誠,佐藤 敏郎,宮地 幸祐(信州大学)
本研究は、インターポーザに内蔵した磁性コアインダクタを用いた3次元積層降圧型高速DC-DCコンバータを提案し、実証する。提案エポキシ/磁性フィラーコンポジットシートを用いてラミネーションプロセスを行うことにより、低コストでインターポーザ内に高性能な磁性コアインダクタを作製した。またPOLコンバータの高効率、高速負荷応答動作に向けて、AWC Quasi-V2 hysteresis PWM制御を提案する。提案3次元積層降圧型高速DC-DCコンバータは入力5V、出力3.3V、スイッチング周波数16/20MHz時にそれぞれ最大効率87/86%を示した。負荷過渡応答は80mA~460mAのステップ応答で2.6μs以下となった。本研究はポータブル機器向けPOLコンバータに最適である。
《ポスターセッション一覧》